banner
cos

cos

愿热情永存,愿热爱不灭,愿生活无憾
github
tg_channel
bilibili

计算机组成原理复习总结(六)总线系统

第六章 总线系统#

6.1 总线的概念和结构形态#

6.1.1 总线的基本概念(重点)#

数字计算机是由若干系统功能部件构成的,这些系统功能部件在一起工作才能形成一个完整的计算机系统。

总线定义#

  • 计算机的若干功能部件之间不可能采用全互联形式,因此就需要有公共的信息通道,即总线。

  • 总线是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送的公共通路。借助于总线连接,计算机在各系统功能部件之间实现地址、数据和控制信息的交换,并在争用资源的基础上进行工作。
    总线可分为以下几类:

  • 内部总线CPU 内部连接各寄存器及运算器部件之间的总线。

  • 系统总线外部总线CPU 和计算机系统中其他高速功能部件相互连接的总线。

  • I/O 总线中低速 I/O 设备相互连接的总线

总线的特性#

总线的特性可分为:物理特性、功能特性、电气特性、时间特性。

  • 物理特性:总线的物理连接方式(根数、插头、插座形状,引脚排列方式)
  • 功能特性:每根线的功能
  • 电气特性:每根线上信号的传递方向及有效电平范围。
  • 时间特性:规定了每根总线在什么时间有效。

总线的标准化#

  • 相同的指令系统,相同的功能,不同厂家生产的各功能部件在实现方法上几乎没有相同的,但各厂家生产的相同功能部件却可以互换使用,其原因何在呢?
  • 为了使不同厂家生产的相同功能部件可以互换使用,就需要进行系统总线的标准化工作。目前,已经出现了很多总线标准,如PCI、ISA等。
  • 采用标准总线的优点
    • 简化系统设计简化系统结构,提高系统可靠性
    • 便于系统的扩充和更新

总线带宽#

总线本身所能达到的最高传输速率
单位:兆字节每秒 (MB/s)

  • 一次操作可以传输的数据位数
  • 如 S100 为 8 位,ISA 为 16 位,EISA 为 32 位,PCI-2 可达 64 位。
  • 总线宽度不会超过微处理器外部数据总线的宽度。

【例 1】(1)某总线在一个总线周期中并行传送 4 个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为 33MHz,总线带宽是多少?
(2)如果一个总线周期中并行传送 64 位数据,总线时钟频率升为 66MHz,总线带宽是多少?

解:(1)设总线带宽用 Dr 表示,总线时钟周期用 T=1 /f 表示,一个总线周期传送的数据量用 D 表示
根据定义可得 Dr = D / T = D×(1 / T)= D×f = 4B×33×106/s = 132MB/s
(2)64 位 = 8B
Dr=D×f=8B×66×106/s=528MB/s

6.1.2 总线的连接方式#

  • 外围设备种类繁多,速度各异,不可能简单地把外围设备连接到 CPU 上。
  • 适配器(接口):实现高速 CPU 与低速外设之间工作速度上的匹配和同步,并完成计算机和外设之间的所有数据传送和控制。
  • 大多数总线以相同方式构成,不同之处在于总线中数据线和地址线的宽度以及控制线的多少及其功能。
  • 单机系统中总线结构的两种基本类型:
    • 单总线:使用一条单一的系统总线来连接 CPU、内存和 I/O 设备
      • 特点:在单总线结构中,要求连接到总线上的逻辑部件必须高速运行,以便在某些设备需要使用总线时,能迅速获得总线控制权;而当不再使用总线时,能迅速放弃总线控制权。
      • 否则,由于一条总线由多种功能部件共用,可能导致很大的时间延迟图 单总线结构
    • 多总线:在 CPU、主存、I/O 之间互联采用多条总线。如图所示。
      • 高速的 CPU 总线:CPU 和 cache 之间采用
      • 系统总线:主存连在其上。高速总线上可以连接高速 LAN(100Mb/s 局域网)、视频接口、图形接口、SCSI 接口(支持本地磁盘驱动器和其他外设)、Firewire 接口(支持大容量 I/O 设备)。高速总线通过扩充总线接口与扩充总线相连,扩充总线上可以连接串行方式工作的 I/O 设备。
      • 通过桥 CPU 总线、系统总线和高速总线彼此相连。桥实质上是一种具有缓冲、转换、控制功能的逻辑电路
      • 多总线结构体现了高速、中速、低速设备连接到不同的总线上同时进行工作,以提高总线的效率和吞吐量,而且处理器结构的变化不影响高速总线多总线结构
加载中...
此文章数据所有权由区块链加密技术和智能合约保障仅归创作者所有。